+86-755-82561458
TSB83AA23ZAY

TSB83AA23ZAY

El TSB83AA23 és un disseny integrat del controlador de capa d'enllaç (LLC) IEEE Std 1394b-2002 i un disseny de capa física (PHY) combinats en un sol paquet per satisfer els exigents requisits de les aplicacions de bus 1394 actuals. El dispositiu TSB83AA23 és capaç d'un rendiment excepcional de 800-Mbps; així, proporcionant el rendiment i l'ample de banda per moure les dades de manera eficient i ràpida entre els busos PCI i 1394. El dispositiu TSB83AA23 també ofereix un funcionament de potència molt baixa i capacitats intel·ligents de gestió d'energia. El dispositiu proporciona la funció IEEE 1394 LLC i la funció PHY i és compatible amb les taxes de dades del bus sèrie de 100-Mbps, 200-Mbps, 400-Mbps i 800-Mbps.

Descripció

DESCRIPCIÓ

El TSB83AA23 és un disseny integrat del controlador de capa d'enllaç (LLC) IEEE Std 1394b-2002 i un disseny de capa física (PHY) combinats en un sol paquet per satisfer els requisits exigents de les aplicacions de bus 1394 actuals. El dispositiu TSB83AA23 és capaç d'un rendiment excepcional de 800-Mbps; així, proporcionant el rendiment i l'ample de banda per moure les dades de manera eficient i ràpida entre els busos PCI i 1394. El dispositiu TSB83AA23 també ofereix un funcionament de potència molt baixa i capacitats intel·ligents de gestió d'energia. El dispositiu proporciona la funció IEEE 1394 LLC i la funció PHY i és compatible amb les taxes de dades del bus sèrie de 100-Mbps, 200-Mbps, 400-Mbps i 800-Mbps.


El TSB83AA23 funciona com a interfície entre el bus local PCI de 33-MHz/32-bit i una interfície de bus sèrie IEEE Std 1394a-2000 o IEEE Std 1394b{-2002. És capaç de suportar velocitats de dades en sèrie a 98.304, 196.608, 393.216, 491.52 o 786.432 Mbps (anomenades velocitats S100, S200, S400, S400B o S800, respectivament). Quan actua com a mestre de bus PCI, el dispositiu TSB83AA23 és capaç de múltiples ràfegues de dades de línia de memòria cau, que es poden transferir a 132 M bytes/s per a transferències de 32-bits després de connectar-se al controlador de memòria. A causa de l'alt potencial de rendiment del dispositiu TSB83AA23, és possible trobar grans latències de bus PCI i legacy1394, que poden provocar que les dades 1394 s'excedeixin. Per superar aquest problema potencial, el TSB83AA23 implementa FIFO de transmissió i recepció profundes per emmagatzemar les dades 1394, evitant així possibles problemes a causa de la latència del bus. Això també garanteix que el dispositiu pugui transmetre i rebre de manera sostinguda
càrregues útils de dades isòcrones o asíncrones de mida màxima a S800.


La secció TSB83AA23 LLC implementa altres millores de rendiment per millorar el rendiment general del dispositiu, com ara una ruta de dades físiques molt ajustada per a un rendiment SBP-2 millorat, buffers físics d'escriptura posterior, múltiples contextos isòcrons i arbitratge intern avançat. La secció TSB83AA23 LLC també implementa millores de maquinari per donar suport millor al vídeo digital (DV) i
Recepció i transmissió de flux de dades MPEG. Aquestes millores s'activen mitjançant el registre de millores de vídeo digital de recepció isòcrona a l'extensió TI offset A80h. Aquestes millores inclouen la inserció automàtica de segell de temps per a fluxos de format DV i MPEG transmesos i l'eliminació de capçaleres de paquets isòcrons (CIP) comú per a fluxos DV rebuts.


El format CIP el defineix l'especificació IEC 61883-1:1998. Les millores als contextos de dades isòcrones s'implementen com a suport de maquinari per a la marca de temps de sincronització tant per als formats CIP DV com d'àudio/vídeo. El dispositiu TSB83AA23 admet la modificació del camp de marca de temps de sincronització per garantir que el valor inserit mitjançant el programari no estigui obsolet, és a dir, inferior al temporitzador de cicle actual quan es transmet el paquet.


El rendiment del TSB83AA23 i el rendiment millorat el converteixen en una opció excel·lent per al mercat actual de PC 1394; tanmateix, els esquemes de gestió de l'energia de PC portàtils, mòbils i fins i tot d'escriptori continuen requerint que els dispositius facin servir cada cop menys energia, i la línia de productes 1394 de TI ha continuat pujant el llistó proporcionant els dispositius 1394 de menor potència del sector. El dispositiu TSB83AA23 representa la propera evolució del compromís de TI per afrontar el repte de les aplicacions sensibles a l'energia. El dispositiu TSB83AA23 té uns requisits d'energia operacionals molt baixos i capacitats intel·ligents de gestió d'energia que li permeten conservar l'energia de manera autònoma en funció del dispositiu.
ús. La secció TSB83AA23 LLC admet totalment els estats d'alimentació D0, D1, D2 i D3, tal com s'especifica als requisits de la Guia de disseny de PC 2001 i l'Especificació de gestió d'energia PCI. El suport d'esdeveniments d'activació de PME està subjecte al suport i implementació del sistema operatiu.


Tal com exigeixen l'especificació de la interfície del controlador d'host obert (OHCI) 1394 i l'IEEE Std 1394a-2000, els registres de control intern estan assignats a memòria i no es poden recuperar prèviament. S'accedeix a la capçalera de configuració PCI mitjançant cicles de configuració tal com s'especifica a l'Especificació del bus local PCI i proporciona compatibilitat plug-and-play (PnP). A més, la secció TSB83AA23 LLC és totalment compatible amb l'última especificació PCI Local Bus, PCI Bus Power Management Interface Specification, IEEE Std 1394b-2002, IEEE Std 1394a-2000,
i 1394 Open Host Controller Interface Specification.

TSB83AA23ZAY1

TSB83AA23ZAY

20240717150928

Etiquetes populars: tsb83aa23zay, proveïdors, fabricants de tsb83aa23zay de la Xina

Poseu-vos en contacte amb el proveïdor